ImageVerifierCode 换一换
格式:PDF , 页数:3 ,大小:1.73MB ,
资源ID:2250653      下载积分:10 积分
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝扫码支付 微信扫码支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.wnwk.com/docdown/2250653.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(基于VHDL语言的序列发生器设计_焦鹏.pdf)为本站会员(哎呦****中)主动上传,蜗牛文库仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知蜗牛文库(发送邮件至admin@wnwk.com或直接QQ联系客服),我们立即给予删除!

基于VHDL语言的序列发生器设计_焦鹏.pdf

1、2023 年 1 月 Jan 2023Digital Technology&Application第 41 卷 第 1 期Vol.41 No.1数字技术与应用171中图分类号:TP391.9文献标识码:A 文章编号:1007-9416(2023)01-0171-03DOI:10.19695/12-1369.2023.01.52基于 VHDL 语言的序列发生器设计江苏商贸职业学院焦鹏邓正万在介绍了序列信号发生器的基础上,给出了利用VHDL 语言设计的具体方法。结合 MAX+PLUS II 的波形仿真功能,验证设计的正确性。1 序列信号发生器简介数字信号采用二值信息“0”和“1”来表示两个相对的状

2、态,如脉冲的有、无或电平的高、低。例如:若用“1”表示高电平,则“0”可表示低电平;若用“0”表示有脉冲,则“1”可表示无脉冲。数字电路中,“0”和“1”仅表示两种相对独立的状态,没有数值上的大小概念,在实际应用中,两个相对独立的状态可用电子器件的开关特性来实现,就是利用二极管、三极管、场效应管等元器件的开关特性,如完全导通表示一种状态,完全截止表示另一种状态。因此,数字电路的传输与信号处理无论在电路结构还是研究内容、分析方法均与模拟电路不同。序列信号发生器,能够在时钟信号作用下,产生具有周期性的二进制信号,这类逻辑器件又称序列发生器,它是一种常见的数字电路。根据结构的不同,序列信号发生器可分

3、为移位型序列信号发生器信号发生器和计数型序列信号发生器。前者是由若干移位寄存器和组合逻辑电路两部分构成,组合电路的输出信号,可以作为寄存器的输入信号;后者能够产生不同的序列信号,它是一种具有多种测量功能、多种用途的电子计数器。序列信号发生器的构成方法有多种。其中,利用计数器和数据选择器组合实现就是常用的一种做法。具备数据选择功能的逻辑电路即数据选择器,它的作用是,选择相应的信号,并把处在不同通道的数据传送至公共数据通道,也称多路选择器或多路开关。例如,需要产生一组 8 位的序列信号 10110101,可使用八进制计数器和八选一数据选器实现。带反馈逻辑电路的移位寄存器也可以用于序列信号发生器的设

4、计,但是,设计中选用的移位寄存器位数与序列信号的位数密切相关。若仍然要求产生 10110101 这样一组 8 位的序列信号,需要 3 位移位寄存器和相关组合逻辑电路方可实现1。2 EDA 技术概述EDA 技术指的是以计算机硬件和系统软件为基本工作平台,结合多个学科的最新成果,开发而成的通用支撑软件,涉及了电子、数学、图论等多个领域2。其功能复杂,实用性强,代表了当今电子系统设计技术的最新发展方向,其自顶向下、从整体到局部的设计理念与设计平台的构建,为电子技术设计人员提供了更加方便、更加便捷的电子系统设计方法。随着高性能的电子芯片出现,人们对于先进的 EDA 软件工具和芯片制造商开发平台需求日益

5、旺盛。如今,EDA 技术已经成为众多电子设计工程师的必备技能之一。EDA 开发工具通常由器件生产厂家提供,如拥有CPLD/FPGA 市场大量份额的 Altera 公司和 Xilinx 公司,都有专门针对各自公司芯片的开发平台。其中,MAX+PLUS II 是 Altera 公司第三代开发工具,ISE 是 Xilinx 公司推广的开发工具。EDA 设计使用硬件描述语言对系统的行为、功能进行正确的描述。硬件描述语言作为一种电路设计的工具,它的使用与普通高级语言类似,首先经过编译器的语法、语义检查,接着,转换为某种中间格式。它们的区别是,用硬件描述语言编程的最终目的是要生成实际的硬件电路。3 VHD

6、L 语言VHDL,超高速集成电路硬件描述语言,是最具推广前景的硬件描述语言。1994 年,电子与电气工程师协会对其进行了修订,增加了部分新的命令与属性,增强了系统的描述能力,目前,VHDL 语言已经成为系统描述的国际公认标准,得到了众多 EDA 公司的支持,越来越多的电路设计工程师采用 VHDL 语言描述系统的行为。在各种硬件描述语言中,VHDL 语言的抽象描述能收稿日期:2022-09-20作者简介:焦鹏(1988),男,江苏泰州人,硕士,研究方向:计算机。数字技术与应用 第 41 卷172力最强,因此,用 VHDL 进行复杂电路设计时,往往采用自顶向下分层设计的方法。首先,从系统功能设计开

7、始,对系统的高层模块进行行为与功能描述并进行高层次的功能仿真,然后从高层模块开始往下逐级细化描述。它能形式化地抽象表示电路的结构和行为,支持逻辑设计中层次与领域的描述,可借用高级语言的精巧结构简化电路的描述3。VHDL 语言能够得到硬件设计者的不断重视,还具备以下优点:(1)VHDL 行为描述能力明显强于其他 HDL语言,使设计人员不必考虑具体的器件工艺结构,便于设计电路系统;(2)能在设计的各个阶段对电路系统进行仿真模拟,使设计者在设计早期就能检查系统的功能,减少可能发生的错误,降低开发成本;(3)VHDL 语言能将复杂的系统分解成若干部分,实现多人多任务的并行工作方式,提高工作效率;(4)

8、EDA 平台和 VHDL 综合工具性能日益完善。4 程序设计本文将使用 MAX+PLUS II 开发平台,利用 VHDL语言,设计一个“01111010”序列发生器,结合波形仿真功能,可直观、便捷地验证设计的正确性。MAX+PLUS II 是目前使用极为广泛的 EDA 开发工具之一,使用MAX+PLUS II,设计者无需精通器件内部的复杂结构,而只需要用自己熟悉的设计输入工具(如原理图或高级行为语言)建立设计,MAX+PLUS II 会自动把这些设计转换成最终结构所需的格式,如图 1 所示。由于有关结构的详细知识已经装入开发工具,设计者不需手工优化自己的设计,因此,设计速度非常快。MAX+PL

9、US II具有以下特点:(1)开放的界面,支持多家公司提供的工具接口;(2)与结构无关,MAX+PLUS II 的编译器,提供强有力的逻辑综合与最小化功能,使用户比较容易将其设计集成到器件中;(3)多平台,它的设计输入、处理与校验功能一起提供了全集成化的一套可编程开发工具,加快调试进程,缩短开发周期;(4)全集成化;(5)模块组合式工具软件;(6)支持硬件描述语言 VHDL4。在序列发生器的设计中,选用计数器作为状态切换的控制电路。计数器可以完成对脉冲的个数进行计数,以实现数字测量、状态控制和数据运算等,它是数字系统最常用的基本部件,是典型的时序电路。序列发生器的设计原理是,结合 VHDL 语

10、言的判断和赋值功能,按照“0-1-0-1-1-1-1-0”自左向右的顺序,实现串行输出。计数器的输出,可以作为 CASE 语句的判断信号,从而产生对应的输出,实现状态的有序切换,得到特定的序列。序列发生器的程序如下:LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;USE IEEE.STD_LOGIC_ARITH.ALL;USE IEEE.STD_LOGIC_UNSIGNED.ALL;ENTITY BEHA ISPORT(CLR,CLK:IN STD_LOGIC;Q:OUT STD_LOGIC);END BEHA;ARCHITECTURE XLFS OF BEH

11、A IS SIGNAL Q_TEMP:STD_LOGIC_VECTOR(2 DOWNTO 0);BEGINPROCESS(CLK,CLR)BEGINIF CLR=1 THEN S_TEMP=000;ELSIF(CLKEVENT AND CLK=1)THENIF Q_TEMP=111 THEN Q_TEMP=000;ELSE Q_TEMPQQQQQQQQNULL;END CASE;END PROCESS;END XLFS;在本次设计中,定义了名为“BEHA”的实体,整个电路共有 2 个输入端“CLR”和“CLK”。其中,“CLR”为电路的异步复位端,它的优先级最高,当复位信号有效时,电路输出信号

12、“0”;“CLK”是时钟信号的输入端,它是计数器工作的核心控制信号,当时钟信号的上升沿出现时,计数器正常计数。在电路功能描述部分,定义了名为“XLFS”的结构体,声明了名为“Q_TEMP”的信号,用于电信号传输,内设了 2 个进程,使有关语句有序执行。程序运行时,一个进程先确定电路的复位信号是否有效,然后,对计数的结果进行判断,若计数结果为“111”,则执行下一周期的计数,否则,程序在上升沿到来时刻,正常计数。另一个进程,根据计数器输出的结果,选择输出对应的值。如此循环往复,可得到序列“01111010”。由于电路采用串行输出,所以,电路输出的值相对序列本身是自右向左的。程序的编译结果如图 2

13、 所示。图 2 程序编译结果Fig.2 Program compilation results目前,仿真技术已广泛运用于不同学科的研究工作中,它具有十分重要的作用。当所研究的对象实验成本高、实验周期长或需要花费很长时间才能得出系统的影响因素时,它能够帮助研究人员快速得出相关结论。在航空航天领域,仿真已是飞行器和卫星运载工具研制必不可少的手段,可以取得很高的经济效益。在研制、鉴定和定型全过程都必须全面地应用先进的仿真技术5。在集成电路生产中,它可以有效得到不同工艺对良品率的影响;在电路设计领域,结合波形仿真图,可直观地看出输出端的具体状态,确定电路功能设计是否正确,如图 3 所示。本次设计中,序

14、列发生器的波形如图 4 所示,在10ns-30ns 期间,电路的复位信号有效,即使时钟信号的上升沿已经出现,电路也不能正常计数;当电路的复位信号无效时,计数器正常工作,序列发生器有序输出“01111010”。从图中还可以看出,电路存在延时现象,这是不可避免的。图 3 添加电路端口信号Fig.3 Adding circuit port signalFig.3 Adding Circuit Port Signal 图 4 电路仿真波形Fig.4 Circuit simulation waveform5 结语本文在深入理解序列发生器工作原理的基础上,在MAX+PLUS II 设计平台中利用 VHDL 语言,完成序列发生器的设计,针对编译提示的问题,对程序进行修改,完成波形仿真,实现预定的电路功能。引用1程秀英,侯卫周.基于NIMultisim10.1数字逻辑选择器的虚拟仿真J.实验科学与技术,2015(3):56-58.2魏欣,顾斌,姜志鹏.数字电路EDA设计(第三版)M.西安:西安电子科技大学出版社,2016.3顾斌,赵明忠,姜志鹏,等.数字电路EDA设计M.西安:西安电子科技大学出版社,2010.4胡赟鹏.一种可编程ASIC的开发软件J.现代电子技术,2001(8):52-54.5李华.开放式仿真系统的设计与关键技术J.电子对抗技术,2002(1):35-38.

copyright@ 2008-2023 wnwk.com网站版权所有

经营许可证编号:浙ICP备2024059924号-2