ImageVerifierCode 换一换
格式:PPT , 页数:109 ,大小:11.28MB ,
资源ID:3085181    下载:注册后免费下载
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.wnwk.com/docdown/3085181.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(6.3-集成电路制造工艺技术.ppt)为本站会员(a****2)主动上传,蜗牛文库仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知蜗牛文库(发送邮件至admin@wnwk.com或直接QQ联系客服),我们立即给予删除!

6.3-集成电路制造工艺技术.ppt

1、集成电路制造工艺合肥工业大学,微电子学:Microelectronics微电子学微型电子学核心集成电路关键词:氧化,扩散,光刻,刻蚀,离子注入;MOSFET,关键词,Oxidation;Photolithography;Diffusion;Ion Implantation;CVD;Package.,集成电路:Integrated Circuit,缩写IC通过一系列特定的加工工艺,将晶体管、二极管等有源器件和电阻、电容等无源器件,按照一定的电路互连,“集成”在一块半导体单晶片(如硅或砷化镓)上,封装在一个外壳内,执行特定电路或系统功能,封装好的集成电路,集成电路,集成电路的内部电路,硅单晶片与加

2、工好的硅片,WAT:wafer acceptance Test(晶片验收测试),集成电路设计与制造的主要流程框架,集成电路的设计过程:设计创意+仿真验证,设计业,制造业,芯片制造过程,集成电路芯片的显微照片,集成电路的内部单元(俯视图),沟道长度为0.15微米的晶体管,栅长为90纳米的栅图形照片,50m,100 m头发丝粗细,30m,1m 1m(晶体管的大小),3050m(皮肤细胞的大小),90年代生产的集成电路中晶体管大小与人类头发丝粗细、皮肤细胞大小的比较,特征尺寸,沟道长度,N沟道MOS晶体管,CMOS集成电路(互补型MOS集成电路):目前应用最为广泛的一种集成电路,约占集成电路总数的9

3、5%以上。,CMOS反相器电路图,它由一个NMOS晶体管和PMOS晶体管配对构成,两个器件的漏极相连作为输出,栅极相连作为输入。NMOS晶体管的衬底与它的源极相连并接地,PMOS晶体管的衬底与它的源极相连并接电源。,PMOS管工艺,CMOS 管工艺,CMOS制造流程,集成电路制造工艺,图形转换:将设计在掩膜版(类似于照相底片)上的图形转移到半导体单晶片上掺杂:根据设计的需要,将各种杂质掺杂在需要的位置上,形成晶体管、接触等制膜:制作各种材料的薄膜,图形转换:光刻,光刻三要素:光刻胶、掩膜版和光刻机光刻胶又叫光致抗蚀剂,它是由光敏化合物、基体树脂和有机溶剂等混合而成的胶状液体光刻胶受到特定波长光

4、线的作用后,导致其化学结构发生变化,使光刻胶在某种特定溶液中的溶解特性改变正胶:分辨率高,在超大规模集成电路工艺中,一般只采用正胶负胶:分辨率差,适于加工线宽3m的线条,正胶:曝光后可溶负胶:曝光后不可溶,图形转换:光刻,几种常见的光刻方法接触式光刻:分辨率较高,但是容易造成掩膜版和光刻胶膜的损伤。接近式曝光:在硅片和掩膜版之间有一个很小的间隙(1025m),可以大大减小掩膜版的损伤,分辨率较低投影式曝光:利用透镜或反射镜将掩膜版上的图形投影到衬底上的曝光方法,目前用的最多的曝光方式,三种光刻方式,掩膜版,光学系统,光源,光刻胶,硅片,接触式,接近式,投影式,图形转换:光刻,超细线条光刻技术甚

5、远紫外线(EUV)电子束光刻 X射线离子束光刻,图形转换:刻蚀技术,湿法刻蚀:利用液态化学试剂或溶液通过化学反应进行刻蚀的方法干法刻蚀:主要指利用低压放电产生的等离子体中的离子或游离基(处于激发态的分子、原子及各种原子基团等)与材料发生化学反应或通过轰击等物理作用而达到刻蚀的目的,图形转换:刻蚀技术,湿法腐蚀:湿法化学刻蚀在半导体工艺中有着广泛应用:磨片、抛光、清洗、腐蚀优点是选择性好、重复性好、生产效率高、设备简单、成本低缺点是钻蚀严重、对图形的控制性较差,干法刻蚀,溅射与离子束铣蚀:通过高能惰性气体离子的物理轰击作用刻蚀,各向异性性好,但选择性较差等离子刻蚀(Plasma Etching)

6、:利用放电产生的游离基与材料发生化学反应,形成挥发物,实现刻蚀。选择性好、对衬底损伤较小,但各向异性较差反应离子刻蚀(Reactive Ion Etching,简称为RIE):通过活性离子对衬底的物理轰击和化学反应双重作用刻蚀。具有溅射刻蚀和等离子刻蚀两者的优点,同时兼有各向异性和选择性好的优点。目前,RIE已成为VLSI工艺中应用最广泛的主流刻蚀技术,杂质掺杂,掺杂:将需要的杂质掺入特定的半导体区域中,以达到改变半导体电学性质,形成PN结、电阻、欧姆接触磷(P)、砷(As)N型硅硼(B)P型硅掺杂工艺:扩散、离子注入,扩 散,替位式扩散:杂质离子占据硅原子的位:、族元素一般要在很高的温度(9

7、501280)下进行磷、硼、砷等在二氧化硅层中的扩散系数均远小于在硅中的扩散系数,可以利用氧化层作为杂质扩散的掩蔽层间隙式扩散:杂质离子位于晶格间隙:Na、K、Fe、Cu、Au 等元素扩散系数要比替位式扩散大67个数量级,杂质横向扩散示意图,固态源扩散:如B2O3、P2O5、BN等,利用液态源进行扩散的装置示意图,离子注入,离子注入:将具有很高能量的杂质离子射入半导体衬底中的掺杂技术,掺杂深度由注入杂质离子的能量和质量决定,掺杂浓度由注入杂质离子的数目(剂量)决定 掺杂的均匀性好温度低:小于600可以精确控制杂质分布可以注入各种各样的元素横向扩展比扩散要小得多。可以对化合物半导体进行掺杂,离子

8、注入系统的原理示意图,离子注入到无定形靶中的高斯分布情况,退 火,退火:也叫热处理,集成电路工艺中所有的在氮气等不活泼气氛中进行的热处理过程都可以称为退火激活杂质:使不在晶格位置上的离子运动到晶格位置,以便具有电活性,产生自由载流子,起到杂质的作用消除损伤退火方式:炉退火快速退火:脉冲激光法、扫描电子束、连续波激光、非相干宽带频光源(如卤光灯、电弧灯、石墨加热器、红外设备等),氧化工艺,氧化:制备SiO2层SiO2的性质及其作用SiO2是一种十分理想的电绝缘材料,它的化学性质非常稳定,室温下它只与氢氟酸发生化学反应,氧化硅层的主要作用,在MOS电路中作为MOS器件的绝缘栅介质,器件的组成部分扩

9、散时的掩蔽层,离子注入的(有时与光刻胶、Si3N4层一起使用)阻挡层作为集成电路的隔离介质材料作为电容器的绝缘介质材料作为多层金属互连层之间的介质材料作为对器件和电路进行钝化的钝化层材料,SiO2的制备方法,热氧化法干氧氧化水蒸汽氧化湿氧氧化干氧湿氧干氧(简称干湿干)氧化法氢氧合成氧化化学气相淀积法热分解淀积法溅射法,进行干氧和湿氧氧化的氧化炉示意图,化学汽相淀积(CVD),化学汽相淀积(Chemical Vapor Deposition):通过气态物质的化学反应在衬底上淀积一层薄膜材料的过程CVD技术特点:具有淀积温度低、薄膜成分和厚度易于控制、均匀性和重复性好、台阶覆盖优良、适用范围广、设

10、备简单等一系列优点CVD方法几乎可以淀积集成电路工艺中所需要的各种薄膜,例如掺杂或不掺杂的SiO2、多晶硅、非晶硅、氮化硅、金属(钨、钼)等,化学汽相淀积(CVD),常压化学汽相淀积(APCVD)低压化学汽相淀积(LPCVD)等离子增强化学汽相淀积(PECVD),APCVD反应器的结构示意图,LPCVD反应器的结构示意图,平行板型PECVD反应器的结构示意图,化学汽相淀积(CVD),单晶硅的化学汽相淀积(外延):一般地,将在单晶衬底上生长单晶材料的工艺叫做外延,生长有外延层的晶体片叫做外延片二氧化硅的化学汽相淀积:可以作为金属化时的介质层,而且还可以作为离子注入或扩散的掩蔽膜,甚至还可以将掺磷

11、、硼或砷的氧化物用作扩散源 低温CVD氧化层:低于500中等温度淀积:500800高温淀积:900左右,化学汽相淀积(CVD),多晶硅的化学汽相淀积:利用多晶硅替代金属铝作为MOS器件的栅极是MOS集成电路技术的重大突破之一,它比利用金属铝作为栅极的MOS器件性能得到很大提高,而且采用多晶硅栅技术可以实现源漏区自对准离子注入,使MOS集成电路的集成度得到很大提高。氮化硅的化学汽相淀积:中等温度(780820)的LPCVD或低温(300)PECVD方法淀积,CMOS Gate Materials,近代的CMOS栅极多半使用多晶硅制作。和金属栅极比起来,多晶硅的优点在于对温度的忍受范围较大,使得制

12、造过程中,离子(ion implantation)后的退火(anneal)制程能更加成功。此外,更可以让在定义栅极区域时使用自我校准(self-align)的方式,这能让栅极的面积缩小,进一步降低杂散电容(stray capacitance)。2004年后,又有一些新的研究开始使用金属栅极,不过大部分的制程还是以多晶硅栅极为主。关于栅极结构的改良,还有很多研究集中在使用不同的栅极氧化层材料来取代二氧化硅,例如使用高介电系数介电材料(high-K dielectric),目的在于降低栅极漏电流(leakage current)。,物理气相淀积(PVD),蒸发:在真空系统中,金属原子获得足够的能量

13、后便可以脱离金属表面的束缚成为蒸汽原子,淀积在晶片上。按照能量来源的不同,有灯丝加热蒸发和电子束蒸发两种溅射:真空系统中充入惰性气体,在高压电场作用下,气体放电形成的离子被强电场加速,轰击靶材料,使靶原子逸出并被溅射到晶片上,蒸发原理图,集成电路工艺,图形转换:光刻:接触光刻、接近光刻、投影光刻、电子束光刻刻蚀:干法刻蚀、湿法刻蚀掺杂:离子注入 退火扩散制膜:氧化:干氧氧化、湿氧氧化等CVD:APCVD、LPCVD、PECVDPVD:蒸发、溅射,作 业,集成电路工艺主要分为哪几大类,每一类中包括哪些主要工艺,并简述各工艺的主要作用简述光刻的工艺过程,集成电路制造工艺北京大学,CMOS集成电路制造工艺,形成N阱初始氧化淀积氮化硅层光刻1版,定义出N阱反应离子刻蚀氮化硅层N阱离子注入,注磷,形成P阱去掉光刻胶在N阱区生长厚氧化层,其它区域被氮化硅层保护而不会被氧化去掉氮化硅层 P阱离子注入,注硼,

copyright@ 2008-2023 wnwk.com网站版权所有

经营许可证编号:浙ICP备2024059924号-2